IDE-Interface als Divx Decoder missbrauchen?

Boxenweitwurf
psycargo
Neugieriger
Neugieriger
Beiträge: 15
Registriert: Freitag 13. Juni 2003, 17:53

IDE-Interface als Divx Decoder missbrauchen?

Beitrag von psycargo »

Hallo,
ich hab leider nicht viel Ahnung, aber kann man den CPLD-Chip des IDE-Interfaces nicht umprogrammieren, dass er DivX decodieren kann?

Oder könnte man an den Memory Connector der Dbox nicht einen DivX-Decoder Chip dranhängen?
SoLaLa
Tuxboxer
Tuxboxer
Beiträge: 6119
Registriert: Mittwoch 3. April 2002, 00:32

Beitrag von SoLaLa »

neee, das schafft der nu wieder nicht... im prinzip hält der CPLD ja nur n ganzen Haufen Gatter, die sonst n großes Grab an LogikICs mit sich bringen würden um den IDEport an den Daten- und Adreßbus des Prozessors anzukoppeln...
gerechnet wird in dem Ding so gut wie garnix
never change a running system
psycargo
Neugieriger
Neugieriger
Beiträge: 15
Registriert: Freitag 13. Juni 2003, 17:53

Beitrag von psycargo »

Ich hab mal irgendwo gelesen, dass man mit FPGAs sehr gute DSP-Rechenleistung hinbekommen soll, deswegen. Pro Takt bis zu 96 32-Bit-MAC-Befehle.
Weis aber nicht genau den Unterschied zwischen CPLD und FPGAs.
panta_rhei
Neugieriger
Neugieriger
Beiträge: 5
Registriert: Dienstag 30. Dezember 2003, 02:26

Beitrag von panta_rhei »

Hallo,
CPLDs sind meist kleiner von der Logik-Komplexität wie FPGAs, da sie meist einen Flash oder EEprom-Speicher für die Logikfunktionen nutzen. Hingegen sind FPGAs meist Rambasierend. Da die Strukturen für ein RAM wesentlich kleiner sind, und man keinen Technologie-Mix auf dem Chip zusammenbringen muss (unterschiedliche Herstellungsprozesskomplexität - daher geringerer Yield), kann man mehr Logik pro Fläche unterbringen.

Zwar sind auch CPLDs inzwischen größer geworden, aber für das Maximum an Logik nimmt man immer noch FPGAs.
Beispiel Xilinx: FPGA 10k-330k Zellen, CPLD 100-6,4k Zellen

CPLDs haben durch den integrierten nichtflüchtigen Speicher den Vorteil, das sie nach dem anlegen der Versorgung sofort betriebsbereit sind (vom Reset mal abgesehen) und sich ihre Logikverschaltung nicht erst von einem externen Flash laden müssen (Mal abgesehen von den Actels, die FPGAs mit Flash oder Antifuse-Technologie haben).

Gruss Panta Rhei
And miles to go before I sleep...
Nokia Sat Avia500 2xI